ناقشت رسالة الماجستير في الكلية التقنية الهندسية الكهربائية في الجامعة التقنية الوسط ،تصميم وتنفيذ تقنيات دوائر التفرع استناداً إلى FPGA.
وبينت الرسالة التي قدمتها الطالبة رنين علاء عكلة ، التقنيات المختلفة لخوارزميات التنبوء بالفرع. حيث تم تصميمها وتنفيذها باستخدام لغة VHDL(, تم استخدام لغة وصف الكيان المادي للدارات المتكاملة ذات السرع العالية) لنمذجة الكيان المادي لمعالج MPIS 32 بت (باستعمال المعالج الدقيق بدون مراحل أنابيب متداخلة)باستخدام المعالج المايكروبليز MicroBlaze) (.تم تصميم المعالج MicroBlazeباستخدام لغة ال VHDL وتطبيقه وتنفيذه على FPGA Kit Nexys 4DDR .
واوصت الرسالة بتصميم المعالج لتحقيق دقه بالاداء وزمن انتقال منخفض وبسرعه عالية.من أجل زيادة سرعه أداء المعالج ويتم استعمال مؤشر تنبوء بالفروع ذات المستوى الواحد مع (عداد ذات البتين ) two bits countersحيث يتضمن PHT(جدول محفوظات الأنماط) مجموعه من الحقول يتم اختيار واحد منها اعتمادا على عنوان الفرع branch address.
وبينت الرسالة التي قدمتها الطالبة رنين علاء عكلة ، التقنيات المختلفة لخوارزميات التنبوء بالفرع. حيث تم تصميمها وتنفيذها باستخدام لغة VHDL(, تم استخدام لغة وصف الكيان المادي للدارات المتكاملة ذات السرع العالية) لنمذجة الكيان المادي لمعالج MPIS 32 بت (باستعمال المعالج الدقيق بدون مراحل أنابيب متداخلة)باستخدام المعالج المايكروبليز MicroBlaze) (.تم تصميم المعالج MicroBlazeباستخدام لغة ال VHDL وتطبيقه وتنفيذه على FPGA Kit Nexys 4DDR .
واوصت الرسالة بتصميم المعالج لتحقيق دقه بالاداء وزمن انتقال منخفض وبسرعه عالية.من أجل زيادة سرعه أداء المعالج ويتم استعمال مؤشر تنبوء بالفروع ذات المستوى الواحد مع (عداد ذات البتين ) two bits countersحيث يتضمن PHT(جدول محفوظات الأنماط) مجموعه من الحقول يتم اختيار واحد منها اعتمادا على عنوان الفرع branch address.